Questões de Arquitetura de Computadores - Memória para Concurso
Foram encontradas 955 questões
Ano: 2024
Banca:
IV - UFG
Órgão:
TJ-AC
Prova:
CS-UFG - 2024 - TJ-AC - Analista Judiciário - Engenheiro Eletricista |
Q2451725
Arquitetura de Computadores
Um dos componentes fundamentais de um computador é a
memória RAM, traduzida do inglês como Memória de
Acesso Aleatório. SRAM e DRAM são dois tipos de memória
RAM que se diferenciam no aspecto construtivo, no custo,
na velocidade de acesso, dentre outros. Comparada com a
memória SRAM, a memória DRAM:
Ano: 2024
Banca:
IV - UFG
Órgão:
TJ-AC
Prova:
CS-UFG - 2024 - TJ-AC - Analista Judiciário - Analista de Segurança da Informação |
Q2446897
Arquitetura de Computadores
Considerando a arquitetura i386 com as suas definições de
funcionamento de processador, barramento, memória RAM
e dispositivos controladores, temos que a tecnologia que
permite que dados possam ser transferidos, através do
barramento, entre a memória RAM e um dispositivo
controlador, sem a intervenção direta do processador, é
conhecido como:
Ano: 2024
Banca:
IV - UFG
Órgão:
TJ-AC
Prova:
CS-UFG - 2024 - TJ-AC - Analista Judiciário - Analista de Segurança da Informação |
Q2446896
Arquitetura de Computadores
Tendo em vista os recursos de leitura e armazenamento de
dados existentes em um computador IBM PC compatível,
qual recurso apresenta o menor tempo de acesso para
leitura e gravação de dados?
Ano: 2024
Banca:
IV - UFG
Órgão:
TJ-AC
Prova:
CS-UFG - 2024 - TJ-AC - Analista Judiciário - Analista de Segurança da Informação |
Q2446895
Arquitetura de Computadores
Considerando uma máquina com palavra de endereçamento de
32 bits e que a mesma faz uso de esquema de paginação
multinível para o gerenciamento da memória, o tamanho do
espaço de endereçamento virtual da máquina é:
Ano: 2024
Banca:
IV - UFG
Órgão:
TJ-AC
Prova:
CS-UFG - 2024 - TJ-AC - Analista Judiciário - Analista de Sistemas |
Q2446209
Arquitetura de Computadores
Um processador tem a seguinte hierarquia de memória:
uma cache com latência de acesso de 2ns e uma memória
principal com latência de acesso de 200ns. O acesso à
memória principal somente é realizado após o valor não
ser encontrado na cache. A MAIOR taxa de cache miss
aceitável para que o tempo médio de acesso à memória
seja menor ou igual a 5ns é: